资源简介 (共12张PPT)时序逻辑电路时序逻辑电路时序逻辑电 路……x1x1xnz1z1znF组合逻辑电 路…x1x1xnz1z1zn…时序逻辑电路的特点:电路的输出不但取决于电路的输入,而且与电路原来的状态有关——具有记忆作用。基本单元——触发器SDD QCQRDD Qn+11 10 0符号及状态表T Qn+10 Qn1 QnSDT QCQRDT 触发器1. J—K →D 触发器SDJ QCK QRD1D2. J—K →T 触发器SDJ QCK QRDT3. D → T’ 触发器SDD QCQRD触发器逻辑功能的转换1. 电平触发,high, low边沿触发, ↑ , ↓脉冲触发(主-从)触发器的触发方式数码寄存器(并入—并出)&ENQDQDQDQDENENEN&&&RDy3 y2 y1 y0输出指令寄存指令输入指令x3 x2 x1 x01 0 1 11 0 1 11 0 1 11 0 1 1其作用类似于RAM移位寄存器1. 并入——串出移位寄存器并入——由SD端置入(寄存指令)串出——由Q3端输出(3个CP后)注:必须先清零!Q3 JQ3 kQ2 JQ2 kQ1 JQ1 kQ0 JQ0 k1&&&&并 行 输 入1 0 1 1D3 D2 D1 D0SD SD SD SDRDCP寄存指令1 0 1 1串入——串出/并出移位寄存器Q3D3Q3Q2D2Q2Q1D1Q1Q0D0Q0并 行 输 出y3 y2 y1 y0SD SD SD SDRDCP取出指令1 0 1 1ENENENEN1 0 1 1串行输出串入——由D0输入4个CP后,来“取出指令”可由y3 ~ y0并行输出再来3CP个后,在Q3端可得到串行码输出3. 循环移位寄存器——Q3与D0相连可实现循环移位(左移、右移、双向)Notice1)异步——各出发器不同时接CP——不同时翻转2)计数器不仅仅可以计数,而且有多种用途a) 计数——CP 周期可以不恒定b) 定时——CP 周期恒定c) 分频——从Q0、Q1、Q2分别可以得到 2、4、8分频信号3)对于后沿触发的触发器,后级的CP只能接到前级的Q而不是Q端,否则将出错常用 TTL 74 系列集成寄存器*1)基本寄存器A)多位D触发器: 175,173,174,177,374B)锁存器: 375,278,116,373C)寄存器阵列: 170,670,1722)移位寄存器A)单向移位寄存器:195,395,164,165,166,199B)双向移位寄存器:194,95,1985. 常用 CMOS 4000 系列集成寄存器1)基本寄存器:CC4042, CC40174,CC45082)移位寄存器:A)单向:CC14006,CC4015,CC4014,CC4021,CC4035,CC40195B)双向:CC40194,CC4034一、二进制计数器1. 异步二进制加法计数器CP Q2 Q1 Q0 DecRD 0 0 0 01 0 0 1 12 0 1 0 23 0 1 1 34 1 0 0 45 1 0 1 56 1 1 0 67 1 1 1 78 0 0 0 0Q JQ kQ JQ kQ JQ kQ2 Q1 Q0 +5VCPRD模8计数器CPQ0Q1Q21 2 3 4 5 6 7 8 展开更多...... 收起↑ 资源预览