2022-2023学年高二物理竞赛 时序逻辑电路 课件(共12张PPT)

资源下载
  1. 二一教育资源

2022-2023学年高二物理竞赛 时序逻辑电路 课件(共12张PPT)

资源简介

(共12张PPT)
时序逻辑电路
时序逻辑电路
时序逻辑
电 路


x1
x1
xn
z1
z1
zn
F
组合逻辑
电 路

x1
x1
xn
z1
z1
zn

时序逻辑电路的特点:电路的输出不但取决于电路的输入,
而且与电路原来的状态有关——具有记忆作用。
基本单元——触发器
SD
D Q
C
Q
RD
D Qn+1
1 1
0 0
符号及状态表
T Qn+1
0 Qn
1 Qn
SD
T Q
C
Q
RD
T 触发器
1. J—K →D 触发器
SD
J Q
C
K Q
RD
1
D
2. J—K →T 触发器
SD
J Q
C
K Q
RD
T
3. D → T’ 触发器
SD
D Q
C
Q
RD
触发器逻辑功能的转换
1. 电平触发,high, low
边沿触发, ↑ , ↓
脉冲触发(主-从)
触发器的触发方式
数码寄存器(并入—并出)
&
EN
Q
D
Q
D
Q
D
Q
D
EN
EN
EN
&
&
&
RD
y3 y2 y1 y0
输出指令
寄存指令
输入指令
x3 x2 x1 x0
1 0 1 1
1 0 1 1
1 0 1 1
1 0 1 1
其作用类似于RAM
移位寄存器
1. 并入——串出移位寄存器
并入——由SD端置入(寄存指令)
串出——由Q3端输出(3个CP后)
注:必须先清零!
Q3 J
Q3 k
Q2 J
Q2 k
Q1 J
Q1 k
Q0 J
Q0 k
1
&
&
&
&
并 行 输 入
1 0 1 1
D3 D2 D1 D0
SD SD SD SD
RD
CP
寄存指令
1 0 1 1
串入——串出/并出移位寄存器
Q3D3
Q3
Q2D2
Q2
Q1D1
Q1
Q0D0
Q0
并 行 输 出
y3 y2 y1 y0
SD SD SD SD
RD
CP
取出指令
1 0 1 1
EN
EN
EN
EN
1 0 1 1
串行输出
串入——由D0输入
4个CP后,来“取出指令”可由y3 ~ y0并行输出
再来3CP个后,在Q3端可得到串行码输出
3. 循环移位寄存器——Q3与D0相连可实现循环移位(左移、右移、双向)
Notice
1)异步——各出发器不同时接CP——不同时翻转
2)计数器不仅仅可以计数,而且有多种用途
a) 计数——CP 周期可以不恒定
b) 定时——CP 周期恒定
c) 分频——从Q0、Q1、Q2分别可以得到 2、4、8分频信号
3)对于后沿触发的触发器,后级的CP只能接到前级的Q而不是Q端,否则将出错
常用 TTL 74 系列集成寄存器*
1)基本寄存器
A)多位D触发器: 175,173,174,177,374
B)锁存器:   375,278,116,373
C)寄存器阵列: 170,670,172
2)移位寄存器
A)单向移位寄存器:195,395,164,165,166,199
B)双向移位寄存器:194,95,198
5. 常用 CMOS 4000 系列集成寄存器
1)基本寄存器:CC4042, CC40174,CC4508
2)移位寄存器:
A)单向:CC14006,CC4015,CC4014,CC4021,CC4035,CC40195
B)双向:CC40194,CC4034
一、二进制计数器
1. 异步二进制加法计数器
CP Q2 Q1 Q0 Dec
RD 0 0 0 0
1 0 0 1 1
2 0 1 0 2
3 0 1 1 3
4 1 0 0 4
5 1 0 1 5
6 1 1 0 6
7 1 1 1 7
8 0 0 0 0
Q J
Q k
Q J
Q k
Q J
Q k
Q2 Q1 Q0 +5V
CP
RD
模8计数器
CP
Q0
Q1
Q2
1 2 3 4 5 6 7 8

展开更多......

收起↑

资源预览