资源简介 (共17张PPT)项目6触发器任务6.1基本RS触发器任务6.2钟控RS触发器任务6.3主从型JK触发器任务6.4维持阻塞D触发器项目导入时序逻辑电路与组合逻辑电路并驾齐驱,是数字电路两大重要分支之一。时序逻辑电路的显著特点就是:电路任何一个时刻的输出状态不仅取决于当时的输入信号,还与电路原来的状态有关。时序逻辑电路的基本单元是触发器。触发器有两个稳定的工作状态,在没有外来信号作用时,触发器处于原来的稳定状态保持不变,直到有外部输入信号作用时才可能翻转到另一个稳定状态,因此触发器是具有记忆功能的存储器件,常用来保存二进制信息。按逻辑功能的不同触发器可分为RS触发器、JK触发器、D触发器和T触发器;按触发方式又可分为电平触发器、边沿触发器和主从触发器…。关于各类触发器的结构组成、工作原理、动作特点以及相关技能,应是每个电子工程技术人员必需掌握的知识。知识目标和技能目标了解各种触发器的结构组成;理解基本RS触发器、钟控RS触发器、JK触发器、D发器以及T和Tˊ触发器的工作原理;掌握各种触发器所具有的动作特点。正确区分电平触发方式和边沿触发方式的动作特点;理解触发器的记忆作用,掌握各种触发器功能的4种描述方法;熟悉常用集成触发器的产品型号、管脚排列图及功能测试技能。提出问题钟控RS触发器的结构组成如何?它的触发方式和基本RS触发器一样吗?工作原理你理解吗?钟控RS触发器是否存在空翻现象?任务6.2 钟控RS触发器时钟脉冲CP的概念时钟脉冲CP是指脉冲信号是一个按一定电压幅度,一定的时间间隔连续发出的脉冲信号。数字电路系统常要求各位触发器同步操作,即受同一信号的控制,此控制信号可由一个发出固定频率脉冲的振荡器产生,它能像时钟一样准确地控制触发器的翻转时刻,因之称为时钟脉冲,记作CP。知识准备6.2.1钟控RS触发器的结构组成CP1S C1 1RS CK RQ Q图符号基本RS触发器导引门钟控RS触发器的动作特点CP电平触发方式!CP=0时,无论输入端子R和S何种状态,触发器输出Q均保持原态不变;只有CP=1时,其输出状态才由R、S的状态决定。6.2.2 钟控RS触发器的工作原理CP0×1×101110当时钟脉冲CP等于低电平0时1不动作!设触发器现态Qn=0触发器现态Qn=1过程也如此1只要CP=0,触发器就会被封锁无论两输入端状态如何门3和门四均有零出1与非门1因输入有0而出1与非门2因输入全1而出0CP0110110101当CP=1,且R=0,S=1时2设触发器现态Qn=0触发器现态Qn=1过程也如此1与非门3有零出1与非门2因输入有0而出1与非门1因输入全1而出0与非门4全1出0置1功能!CP为1期间,只要S=1,无论输出现态如何,触发器次态均为高电平。S因此而称为置1端高电平有效!CP0001111110当CP=1,且R=1,S=0时3设触发器现态Qn=0触发器现态Qn=1过程也如此1与非门4有零出1与非门1因输入有0而出1与非门2因输入全1而出0与非门3全1出0置0功能!CP为1期间,只要R=1,无论输出现态如何,触发器次态均为低电平。R因此被称作复位端高电平有效!CP0010111110当CP=1,且R=0,S=0时4设触发器现态Qn=0触发器现态Qn=1过程也如此1与非门3和门4均有零出1与非门1因输入有0而出1与非门2因输入全1而出0保持功能!CP为1期间,只要R=S=0,无论输出现态如何,触发器次态均保持不变。CP0101110111当CP=1,且R=1,S=1时5设触发器现态Qn=0触发器现态Qn=1过程也如此1与非门3和门4均全1出0与非门1和门2均有0出1禁止态!CP=1期间,且R=S=1,触发器本应互非的输出出现相同的逻辑混乱。6.2.3 钟控RS触发器功能描述1.特征方程约束条件2.功能真值表Q n+11 1 0 禁止态1 1 1 禁止态1 0 0 0 “置0”1 0 1 0 “置0”0 1 0 1 “置1”0 1 1 1 “置1”0 0 0 0 保持0 0 1 1 保持图符号S C1 RQQ03.状态转换图14.时序波形图置0保持置1置1CPRSQ设Qn=0保持置0Sikaoyuwenti思考与问题132钟控RS触发器的两个输入端的有效态和两个与非门构成的基本RS触发器输入端的有效态相同吗?区别在哪里?何谓“空翻”?造成“空翻”的原因是什么?“空翻”和“不定”状态有何区别?4你能根据电路图说出在CP=0期间触发器为何状态不变的道理吗?钟控RS触发器中的RD和SD在电路中起何作用?触发器正常工作时这两个端子如何处理? 展开更多...... 收起↑ 资源预览