资源简介 中小学教育资源及组卷应用平台项目二 设计制作抢答器电路任务一 制作两人抢答器电路目标检测一、 选择题1. 基本RS触发器输入端禁止使用(B)A. Rd=0,Sd=0B. R=1,S=1C. Rd=1,Sd=1D. R=0,S=02. 同步RS触发器的Sd端称为(C)A. 直接置0端B. 直接置1端C. 复位端D. 置零端3. 欲使D触发器按Qn+1=n工作,应使输入D=(B)A. 0B. 1C. QD. 4. 下列触发器中,没有约束条件的是(D)A. 基本RS触发器B. 主从RS触发器C. 同步RS触发器D. 边沿D触发器二、 填空题1. 基本RS触发器,钟控触发器2. SR=03. 成为触发器的空翻现象4. rs触发器,jk触发器,d触发器,t触发器三、分析简答题1.触发器与门电路相比有何区别?答:触发器属于时序逻辑,门电路是组合逻辑。组合逻辑的输出状态始终跟随输入状态变化,即输出只与当前的输入有关。时序逻辑的输出状态不仅与当前的输入有关,还与电路以前的状态有关。即时序逻辑电路具有记忆功能。2.在钟控同步RS触发器中,若初始状态是0态,试根据下图CP、R、S端的波形画出与之对应的Q和的波形。略。题图13.计数触发型钟控同步RS触发器为什么有空翻现象?分析主从RS触发器避免空翻现象的原理。答:若时钟脉冲较宽,造成触发器动作混乱,在一个时钟脉冲内出现多次翻转;从主触发器的状态由主触发器决定,主从触发器只在每个输入CP脉冲的下降沿翻转一次,与CP脉冲的宽度无关,从而避免空翻现象。4.本书中主从RS触发器是在CP信号的下降沿发生翻转,若电路变为在信号的上升沿发生翻转,电路该做何改动?画出改动后的电路图。略。任务二 制作瓶花装饰闪烁灯电路目标检测一、 选择题1. N个触发器可以构成能寄存位二进制数码的寄存器(B)A. N-1B. NC. N+1D. 2N2. 一个触发器可记录一位二进制代码,它有个稳态(C)A. 0B. 1C. 2D. 33. 对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=(A)A. 0B. 1C. QD. 4. 对于D触发器,欲使Qn+1=Qn,应使输入D=(C)A. 0B. 1C. QD. 5. 对于JK触发器,若J=K,则可完成触发器的逻辑功能(C)A. RSB. DC. TD. T′二、 判断题1. D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。(X)2. RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。(√)3. 同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。(√)三、 填空题1. 2;82. 0;03. Q;;Q任务三 制作触摸开关电路目标检测一、选择题1. 一个触发器可记录一位二进制代码,它有个稳态(C)A. 0B. 1C. 2D. 32. 对于D触发器,欲使Qn+1=Qn,应使输入D=(C)A. 0B. 1C. QD. 3. 欲使D触发器按Qn+1=n工作,应使输入D(D)A. 0B. 1C. Q D. 4. 用于计数的触发器有(A)A. 边沿触发D触发器 B. 主从JK触发器C. 基本RS触发器D. 同步RS触发器二、 填空题1. 记忆、存储2. 2;0,1;状态;记忆三、 判断题1. 基本RS触发器对输入信号没有约束。(X)2. JK触发器是触发器中功能最全的一种。(√)3. 边沿触发器是指触发器的状态在CP脉冲的边沿处发生翻转。(√)4. 同步D触发器没有空翻现象。(X)四、 分析简答题1. 主从触发器对同步输入信号有什么要求?答:要求在输入电平有效的情况下,没有干扰信号。2. 已知CP、D的波形如题图1所示,试画出高电平有效和上升沿有效D触发器Q的波形。(设Q的初态为0)。解:D触发器的特性方程:Q^(n+1)=DQ的波形如图所示:3. 设题图2中触发器的初态均为0,试画出对应A、B的X、Y的波形。解:X、Y的波形如下图所示:4. 试用一片四D触发器74LS175和四输入二或非门CD4002设计一个四人智力竞赛抢答电路。解:用一片四D触发器74LS175和四输入2或非门CD4002实现。四D触发器输出经四输入或非门到四路抢答按键开关,加到触发器的四个输入端,同时经四输入或非门和反相器作为四D触发器的时钟信号,四D触发器清零端经上拉电阻接电源,同时经过清零控制开关到地。任务四 设计制作基于集成触发器的抢答器电路目标检测一、选择题1. 欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端(B)A. J=K=0B. J=Q,K=C. J=,K=QD. J=Q,K=02. 欲使D触发器按Qn+1=n工作,应使输入D=(D)A. 0B. 1C. QD. 3. 描述触发器的逻辑功能的方法有(ABCD)A. 状态转换真值表 B. 特性方程C. 状态转换图D. 状态转换卡诺图4. 为实现将JK触发器转换为D触发器,应使(A)A. J=D, K=B. K=D, J=C. J=K=DD. J=K=5. 下列触发器中,没有约束条件的是(D)A. 基本RS触发器B. 主从RS触发器C. 同步RS触发器D. 边沿D触发器二、判断题1. 主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。(X)2. 由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定。(√)3. 对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。(√)三、填空题1. SR=02. 空翻现象;主从式、边沿式3. 高项目测试一、单选题1. 能够存储 0、1 二进制信息的器件是(C)A. TTL门B. CMOS门C. 触发器D. 译码器2. 触发器是一种(A)A. 双稳态电路B. 单稳态电路C. 无稳态电路D. 三稳态电路3. 用与非门构成的基本RS触发器处于置 1 状态时,其输入信号应为 (C)4. 用与非门构成的基本RS触发器,当输入信号时,其逻辑功能为 (C)A. 置1B. 置0C. 保持D. 不定5. 下列触发器中,输入信号直接控制输出状态的是(A)A. 基本RS触发器B. 钟控RS触发器C. 主从JK触发器D. 维持阻塞D触发器6. 使触发器的状态变化分两步完成的触发方式是(A)A. 主从触发方式B. 边沿触发方式C. 电平触发方式D. 维持阻塞触发方式7. 时钟触发器产生空翻现象的原因是因为采用了(C)A. 主从触发方式B. 边沿触发方式C. 电平触发方式D. 维持阻塞触发方式8. 下列触发器中,存在一次变化问题的是(B)A. 基本RS触发器B. 主从JK触发器C. 主从RS触发器D. 维持阻塞D触发器9. 具有直接复位端d和置位端d的触发器,当触发器处于受CP脉冲控制的情况下工作时,这两端所加的信号为(D)A. dd=00B. dd=01C. dd=10D. dd=1110. RS触发器中,不允许的输入是 (D)A. RS = 00B. RS = 01C. RS = 10D. RS = 1111. 下列触发器中,具有置0、置1、保持、翻转功能的是 (C)A. RS触发器B. T触发器C. JK触发器D. D触发器12. 当输入J = K = 1时,JK触发器所具有的功能是(D)A. 置1B. 置0C. 保持D. 翻转13. 当现态Qn = 0时,具备时钟条件后 JK 触发器的次态为 (A) A. Qn+1 = JB. Qn+1= KC. Qn+1= 0D. Qn+1= 114. RS触发器当输入S= 时,具备时钟条件后次态Qn+1为 (A) A. Qn+1 = S B. Qn+1= RC. Qn+1= 0D. Qn+1= 115. 触发器具有记忆功能,一个触发器能储存二进制信息(A) A. 1位B. 2位C. 3位D. 多位16. 触发器是双稳态电路,具有的状态,分别表示二进制数码的0和1。在任一时刻,触发器只处于一种稳定状态,并长期保持下来(B) A. 一个稳定B. 两个稳定C. 半个稳定D. 多个稳定17. 基本RS触发器最大的缺点就是输入信号之间,在数字电路应用中受到制约(A) A. 有约束条件B. 没有约束条件C. 有大信号D. 有条件18. 同步RS触发器与基本RS触发器比较,虽然增加了控制端,但仍存在空翻现象(B) A. 总线B. 时间C. 电流D. 电压19. 主从JK触发器输入信号J、K之间无约束条件,触发器空翻现象(B) A. 可能有B. 不存在C. 不一定有D. 存在二、填空题1. 反馈2. 有两个稳定状态,根据不同的输入信号置1或置0状态3. 1;+=14. 互补;Q5. 基本RS触发器;时钟触发器6. D;JK;T7. 输入;时钟脉冲8. 上升沿、下降沿9. S+Q^n、RS=010. Qn;D11. J+Q^n;12. 下降沿13. 主从14. 直接置位信号,直接复位信号15. 1,116. J;三、 分析计算题1. JK触发器及CP、J、K、D的波形分别如题图1(b)所示,试画出Q端的波形。(设Q的初态为“0”)略。2. D触发器及输入信号D、D的波形分别如题图2(b)所示,试画出Q端的波形。(设Q的初态为“0”)略。3. 设题图3中各触发器的初始状态皆为Q=0,试求出在CP信号连续作用下各触发器的次态方程。四、 简答题1. 触发器具有记忆功能,一个触发器能存储几位二进制信息?触发器属于几个稳态的电路?同步RS触发器在CP=0时,R\S之间是否存在约束条件?为什么?在CP=1时情况又如何?答:一个触发器可记录1位二进制码;触发器有两个稳态;CP=0时R\S之间存在约束状态,不能出现R、S同时为1的状态,否则会使触发器处于不确定状态;CP=1时,工作情况与基本RS触发器相同。2. 基本RS触发器需要解决的问题有哪些?答:主要缺点是:输入信号的滤波性能比较差,当输入信号有一些峰值信号出现时,会被传给输出信号。也就是说输入信号的抗干扰能力比较差。 D触发器在电路结构上有什么特点?它如何解决了输入信号之间存在有约束条件的问题?答:D触发器的所有输入、输出都设置了缓冲电路,这些措施提高了电路工作的稳定性。为了避免CP脉冲上升沿或下降沿在跨越阀值电平时的噪声引发触发器的误触发,电路在CP输入端特别增置了施密特反相器,以提高抗干扰能力。五、 绘制下列波形图1. RS触发器的出状态输出Q为0,其他参数如题图4所示。请画出Q的波形图。略。2. 试画出题图5所示波形加在以下两种时钟T触发器上时,输出Q的波形(设初态为0): (1) 上升沿触发的触发器;(2) 下降沿触发的触发器。略。3. 试画出题图6所示波形加在以下两种JK触发器上时,触发器输出Q的波形(设初始状态为0): (1) 上升沿触发的触发器;(2) 下降沿触发的触发器。略。21世纪教育网 www.21cnjy.com 精品试卷·第 2 页 (共 2 页)21世纪教育网(www.21cnjy.com) 展开更多...... 收起↑ 资源预览